Identificação
Identificação pessoal
- Nome completo
- Brunno Alves de Abreu
Nomes de citação
- Abreu, Brunno
Identificadores de autor
- Ciência ID
- DF19-AF7B-87A3
- ORCID iD
- 0000-0002-0467-0461
Domínios de atuação
- Ciências da Engenharia e Tecnologias - Engenharia Eletrotécnica, Eletrónica e Informática - Engenharia Eletrotécnica e Eletrónica
Idiomas
Idioma | Conversação | Leitura | Escrita | Compreensão | Peer-review |
---|---|---|---|---|---|
Português (Idioma materno) | |||||
Inglês | Utilizador proficiente (C2) | Utilizador proficiente (C2) | Utilizador proficiente (C2) | Utilizador proficiente (C2) | Utilizador proficiente (C2) |
Espanhol; Castelhano | Utilizador independente (B1) | Utilizador independente (B2) | Utilizador elementar (A2) | Utilizador independente (B1) | Utilizador independente (B1) |
Formação
Grau | Classificação | |
---|---|---|
2019/08/01 - 2023/08/01
Em curso
|
Microeletronics Engineering (Doktor (PhD))
Universidade Federal do Rio Grande do Sul, Brasil
|
|
2018/03/23 - 2019/05/10
Concluído
|
Microelectronics Engineering (Master)
Universidade Federal do Rio Grande do Sul, Brasil
"Exploring Partial Distortion Elimination Techniques in the Sum of Absolute Differences for Energy-Efficient HEVC Integer
Motion Estimation" (TESE/DISSERTAÇÃO)
|
|
2018/03/22
Concluído
|
Computer Engineering (Bachelor)
Universidade Federal do Rio Grande do Sul, Brasil
|
9.55 (A) |
Percurso profissional
Ciência
Categoria Profissional Instituição de acolhimento |
Empregador | |
---|---|---|
2022/02/15 - Atual | Investigador visitante (Investigação) | Instituto de Engenharia de Sistemas e Computadores Investigação e Desenvolvimento em Lisboa, Portugal |
2016/03/01 - 2022/02/14 | Investigador (Investigação) | Universidade Federal do Rio Grande do Sul, Brasil |
Produções
Publicações
Artigo em conferência |
|
Artigo em revista |
|
Capítulo de livro |
|
Atividades
Apresentação oral de trabalho
Título da apresentação | Nome do evento Anfitrião (Local do evento) |
|
---|---|---|
2022/03/02 | On the Netlist Gate-level Pruning for Tree-based Machine Learning Accelerators | 13th Latin American Symposium on Circuits and Systems
(Santiago, Chile)
|
2021/04/26 | Exploring Decision Trees for Power-Aware Learning Applications | 36th South Symposium on Microelectronics
(Porto Alegre, Brasil)
|
2020/11/10 | Exploring Tree-Based Inference Engines for Low-Power Learning Applications | IEEE CASS Rio Grande do Sul Workshop
Universidade Federal do Rio Grande do Sul (Porto Alegre, Brasil)
|
2020/07/22 | Exploring Tree-Based Architectures for Power-Aware Learning Applications | DAC Young Student Fellow Program |
2019/05/07 | Exploring Motion Vector Cost with Partial Distortion Elimination in Sum of Absolute Differences for HEVC Integer Motion Estimation | 3rd IEEE Seasonal School on Digital Processing of Visual Signals and Applications |
2019/04/22 | Exploiting Partial Distortion Elimination in the Sum of Absolute Differences for Energy-Efficient HEVC Integer Motion Estimation | 34th South Symposium on Microelectronics |
Participação em evento
Descrição da atividade Tipo de evento |
Nome do evento Instituição / Organização |
|
---|---|---|
2018/05/02 - 2018/05/05 | Apresentação do artigo "Exploiting Absolute Arithmetic for Power-Efficient Sum of Absolute Differences"
Simpósio
|
33º Simpósio Sul de Microeletrônica
Universidade Federal do Paraná, Brasil
|
2017/10/16 - 2017/10/20 | Apresentação do projeto de Iniciação Científica "Análise de Configurações de Memória Cache para o Algoritmo Hexagon Search
para Codificação de Vídeo no Padrão HEVC".
Outro
|
XXIX Salão de Iniciação Científica UFRGS
Universidade Federal do Rio Grande do Sul, Brasil
|
2017/10/18 - 2017/10/19 | Apresentação de pôster "Exploiting Cache Memory Configurations for Real-Time HEVC Hexagon Search Algorithm".
Oficina (workshop)
|
IEEE CASS Rio Grande do Sul Workshop
Universidade Federal do Rio Grande do Sul, Brasil
|
2016/09/12 - 2016/09/16 | Apresentação do projeto de Iniciação Científica "Arquitetura do Test Zone Search para Codificação de Vídeo no Padrão HEVC".
Outro
|
XXVIII Salão de Iniciação Científica UFRGS
Universidade Federal do Rio Grande do Sul, Brasil
|
2016/05/11 - 2016/05/14 | Apresentação do artigo "Test Zone Search Architecture for High-Definition Quality HEVC Encoding".
Simpósio
|
31st South Symposium on Microelectronics
Universidade Federal do Rio Grande do Sul, Brasil
|
2015/10/22 - 2015/10/23 | Apresentação do pôster "High Throughput SAD Architecture for Quality HEVC Encoding".
Oficina (workshop)
|
5th IEEE CASS Rio Grande do Sul Workshop
Universidade Federal do Rio Grande do Sul, Brasil
|
2015/10/19 - 2015/10/23 | Apresentação do projeto de Iniciação Científica "High Throughput SAD Architecture for Quality HEVC Encoding".
Outro
|
XXVII Salão de Iniciação Científica UFRGS
Universidade Federal do Rio Grande do Sul, Brasil
|
2015/05/05 - 2015/05/08 | Apresentação do artigo "High Throughput SAD Architecture for Quality HEVC Encoding".
Simpósio
|
30th South Symposium on Microelectronics
Universidade Federal de Santa Maria, Brasil
|
Distinções
Prémio
2021 | Best Paper Award |
2021 | Best Paper Undergrad Award |
2020 | 2nd Best Poster Award |
2018 | Aluno Destaque
Universidade Federal do Rio Grande do Sul, Brasil
|
2015 | Best Poster Award - Undergraduate Students Track
Universidade Federal do Rio Grande do Sul, Brasil
|