???global.info.a_carregar???
I received my M.Sc. degree in the field of Computer System Architecture, Computer Engineering from Shahid Beheshti University, Tehran, Iran. My research interests are computer arithmetic, computer architecture, and machine learning. I am a researcher at INESC-ID and currently, I am working on hardware accelerators using computer arithmetic designs for machine learning applications.
Identificação

Identificação pessoal

Nome completo
Sahar Moradi Cherati

Nomes de citação

  • Cherati, Sahar

Identificadores de autor

Ciência ID
9010-A18F-D232
ORCID iD
0000-0002-9914-501X
Formação
Grau Classificação
2026
Em curso
Electrical and Computer Engineering (Doutoramento)
Universidade de Lisboa Instituto Superior Técnico, Portugal
2016/09/22 - 2019/03/03
Concluído
Computer Systems Architecture (Master)
Especialização em Computer Engineering
Shahid Beheshti University, Irão
"Modulo-(2n+3) Parallel Prefix Addition via Diminished-3 Representation of Residues" (TESE/DISSERTAÇÃO)
17.72
2009/09/22 - 2013/09/22
Concluído
Hardware (Bachelor)
Especialização em Computer Engineering
Babol Noshirvani University of Technology, Irão
"Survey on Malicious Software" (TESE/DISSERTAÇÃO)
15.64
Percurso profissional

Ciência

Categoria Profissional
Instituição de acolhimento
Empregador
2021/10/11 - Atual Investigador (Investigação) Instituto de Engenharia de Sistemas e Computadores Investigação e Desenvolvimento em Lisboa, Portugal
Instituto de Engenharia de Sistemas e Computadores Investigação e Desenvolvimento em Lisboa, Portugal
Projetos

Bolsa

Designação Financiadores
2021/10/12 - 2023/08/31 project ResNetDetect - PCIF/MPG/0051/2018
BI2021/224
Investigador
Instituto de Engenharia de Sistemas e Computadores Investigação e Desenvolvimento em Lisboa, Portugal
Em curso
Produções

Publicações

Artigo em conferência
  1. Jaberipur, Ghassem; Moradi Cherati, Sahar. "Modulo-(2n+3) Parallel Prefix Addition via Diminished-3 Representation of Residues". Trabalho apresentado em IEEE Symposium on Computer Arithmetic (ARITH), Kyoto, 2019.
    Publicado • 10.1109/arith.2019.00035
Atividades

Curso / Disciplina lecionado

Disciplina Curso (Tipo) Instituição / Organização
2022 - 2022 Teacher Assistant High Performance Computer Architecture Laboratory (Bacharelato) Universidade de Lisboa Instituto Superior Técnico, Portugal
2018 - 2019 Teacher Assistant Logical Circuits (Bachelor) Shahid Beheshti University, Irão
2018/02 - 2018/08 Teacher Assistant Logical Circuits and Computer Architecture Laboratory (Bachelor) Shahid Beheshti University, Irão
2018 - 2018 Teacher Assistant VHDL Programming Language (Master) Shahid Beheshti University, Irão
2017 - 2018 Teacher Assistant Computer Arithmetic and Advanced Computer Arithmetic (Master) Shahid Beheshti University, Irão
2017 - 2017 Teacher Assistant Microprocessor (Bachelor) Shahid Beheshti University, Irão
2016 - 2017 Teacher Assistant Data communication (Bachelor) Shahid Beheshti University, Irão
2012 - 2013 Teacher Assistant Digital Electronic (Bachelor) Babol Noshirvani University of Technology, Irão

Outro júri / avaliação

Descrição da atividade Instituição / Organização
2021/10/25 - 2023/08/31 Reviewing papers on Journal of Signal Processing Systems Springer, conferences includes: IEEE International Symposium on Circuits and Systems, Euromicro conference on Digital systems design 2022 , the 19th International symposium on parallel and distributed processing with applications, IEEE International conference on Acoustics, speech and signal processing, IEEE International Symposium on Parallel and Distributed Processing with Applications 2021, and workshop on Job Scheduling Strategies for Parallel Processing 2023. Universidade de Lisboa Instituto Superior Técnico, Portugal
Distinções

Prémio

2021 Research grant
Instituto de Engenharia de Sistemas e Computadores Investigação e Desenvolvimento em Lisboa, Portugal