???global.info.a_carregar???
Taimur Rabuske (INESC-ID, Lisboa) Taimur Rabuske received the B.Sc. and M.Sc. degrees in Electrical Engineering and Computer Sciences from Universidade Federal de Santa Maria, Santa Maria, Brazil, in 2009 and 2011, respectively, and the Ph.D. degree (with distinction and honor) in Electrical and Computer Engineering from Instituto Superior Tecnico, Lisbon, Portugal, in 2016. In 2009, he was an Intern with Gwangju Institute of Science and Technology, Gwangju, South Korea, and from 2010 to 2016 he was a Research Assistant with Instituto de Engenharia de Sistemas e Computadores Investigação e Desenvolvimento, Lisbon, Portugal, where he is now a Senior Researcher and a member of the Scientific Council. He is a co-author of the book “Charge-Sharing SAR ADCs for Low-Voltage Low-Power Applications” (Springer-Verlag, 2016). His current research interests include design, design methodologies, and EDA for RF, analog, and mixed-signal circuits. Dr. Rabuske is currently a Member of the Analog and Signal Processing Technical Committee of the IEEE Circuits and Systems Society.
Identificação

Identificação pessoal

Nome completo
Taimur Gibran Rabuske Kuntz

Nomes de citação

  • Rabuske, Taimur
  • Kuntz, Taimur

Identificadores de autor

Ciência ID
4118-8E9D-FE40
ORCID iD
0000-0002-7525-1969

Endereços de correio eletrónico

  • taimur.rabuske@inesc-id.pt (Profissional)
  • taimur.rabuske@ieee.org (Profissional)

Domínios de atuação

  • Ciências da Engenharia e Tecnologias - Engenharia Eletrotécnica, Eletrónica e Informática - Engenharia Eletrotécnica e Eletrónica

Idiomas

Idioma Conversação Leitura Escrita Compreensão Peer-review
Português Utilizador proficiente (C1) Utilizador proficiente (C1) Utilizador proficiente (C1) Utilizador proficiente (C1)
Inglês Utilizador proficiente (C1) Utilizador proficiente (C1) Utilizador proficiente (C1) Utilizador proficiente (C1)
Formação
Grau Classificação
2016
Concluído
Eng. Eletrotécnica e de Computadores (Doutoramento)
Universidade de Lisboa Instituto Superior Técnico, Portugal
"Charge-sharing SAR ADCs for low-voltage low-power applications" (TESE/DISSERTAÇÃO)
Approved with Distinction and Honour
2012
Concluído
Mestrado em Ciência da Computação (Master)
Universidade Federal de Santa Maria, Brasil
"Técnicas de Redução de Consumo em Conversores Analógico-Digitais por Aproximação Sucessiva e Compartilhamento de Carga" (TESE/DISSERTAÇÃO)
A= 18~20
2010
Concluído
Engenharia Elétrica (Bachelor)
Universidade Federal de Santa Maria, Brasil
"Conversor Analógico Digital Integrado de Aproximações Sucessivas por Redistribuição de Carga de 5 bits e 600MSps por Entrelaçamento no Tempo Utilizando T ecnologia CMOS de 0,13um" (TESE/DISSERTAÇÃO)
16,2
Percurso profissional

Ciência

Categoria Profissional
Instituição de acolhimento
Empregador
2017 - Atual Pós-doutorado (Investigação) Instituto de Engenharia de Sistemas e Computadores Investigação e Desenvolvimento em Lisboa, Portugal
2012/04/01 - 2016 Assistente de Investigação (carreira) (Investigação) Instituto de Engenharia de Sistemas e Computadores Investigação e Desenvolvimento em Lisboa, Portugal
2010/07/01 - 2011/07/01 Assistente de Investigação (carreira) (Investigação) Instituto de Engenharia de Sistemas e Computadores Investigação e Desenvolvimento em Lisboa, Portugal
2009/07/01 - 2009/12/23 Estagiário de Investigação (Investigação) Gwangju Institute of Science and Technology, Coreia do Sul
Gwangju Institute of Science and Technology, Coreia do Sul

Outros

Categoria Profissional
Instituição de acolhimento
Empregador
2008/02/01 - 2009/07/01 Project Leader - Programa Brazil-IP (Brazil-IP is a collaborative effort of Brazilian universities to create a distributed network of integrated circuit (IC) design centers capable of delivering semic Universidade Federal de Santa Maria, Brasil
Projetos

Bolsa

Designação Financiadores
2018 - 2021 Dispositivos tubulares inteligentes integrando sensores e actuadores para plataformas lab-on-chip (STARCHIP)
PTDC/NAN-MAT/31688/2017
Investigador
Instituto de Engenharia de Sistemas e Computadores Investigação e Desenvolvimento em Lisboa, Portugal
Fundação para a Ciência e a Tecnologia
Em curso
2018 - 2021 A pilot line for the next generation of smart catheters and implants (POSITION II)
Investigador
Instituto de Engenharia de Sistemas e Computadores Investigação e Desenvolvimento em Lisboa, Portugal
European Commission Seventh Framework Programme for Research and Technological Development IDEAS The European Research Council
2018 - 2021 Sistema para Triagem de Cancro de Mama com Ondas de Radio (UNSEEN)
PTDC/EEI-EEE/31416/2017
Investigador
Instituto de Engenharia de Sistemas e Computadores Investigação e Desenvolvimento em Lisboa, Portugal
Fundação para a Ciência e a Tecnologia
Em curso
2018 - 2021 Imagiologia magnética de ultra-alta resolução para detecção imuno-histoquímica (MagScopy4IHC)
02/SAICT/2017
Investigador
Instituto de Engenharia de Sistemas e Computadores Investigação e Desenvolvimento em Lisboa, Portugal
Fundação para a Ciência e a Tecnologia
Em curso
2013 - 2016 A Paradigm Shift in the Design Analog and Mixed-Signal Nanoelectronic Circuits and Systems (DISRUPTIVE)
___
Investigador
2013 - 2015 PulsarPlane:Worldwide Air Transport Operations (PULSARPLANE_GCAM)
___
European Commission Seventh Framework Programme for Research and Technological Development
Concluído
2010 - 2013 Integrated Magnetic imAgery based on spIntronics Components (IMAGIC-CAM)
---
Investigador
European Commission Seventh Framework Programme for Research and Technological Development
Concluído
2010 - 2013 Innovations in MOS Parametric Amplification Circuit Technology (IMPACT)
---
Investigador
Fundação para a Ciência e a Tecnologia, Portugal

Projeto

Designação Financiadores
2018 - 2021 Sensor-BG
___
Investigador
Instituto de Engenharia de Sistemas e Computadores Investigação e Desenvolvimento em Lisboa, Portugal
Produções

Publicações

Artigo em conferência
  1. Kuntz, Taimur. "Injection Locked Oscillators with Current Reuse". 2019.
    10.1109/iscas.2019.8702190
  2. Kuntz, Taimur. "A Small-Footprint Quasi-Passive 1st Order S¿ Modulator". 2019.
    10.1109/iscas.2019.8702483
  3. Kuntz, Taimur. "A 125 MS/s 10.4 ENOB 10.1 fJ/Conv-Step Multi-Comparator SAR ADC with Comparator Noise Scaling in 65nm CMOS". 2018.
    10.1109/esscirc.2018.8494253
  4. Diogo M. Caetano; David Oliveira; Joao Silva; Taimur Rabuske; Jorge Fernandes. "Tunable kO to GO pseudo-resistor with bootstrapping technique". 2017.
    10.1109/mwscas.2017.8053236
  5. Diogo Caetano; Fabio Rabuske; David Oliveira; Taimur Rabuske; Jorge Fernandes; Moises Piedade. "Fast settling VGA for eddy currents non-destructive testing with an array of magneto resistors". 2016.
    10.1109/prime.2016.7519538
  6. Taimur Rabuske; Jorge Fernandes. "A 12-bit SAR ADC with background self-calibration based on a MOSCAP-DAC with dynamic body-biasing". 2016.
    10.1109/iscas.2016.7527538
  7. Taimur Rabuske; Jorge Fernandes. "A 9-b 0.4-V charge-mode SAR ADC with 1.6-V input swing and a MOSCAP-only DAC". 2015.
    10.1109/esscirc.2015.7313889
  8. Hugo Goncalves; Jorge Fernandes; Taimur Rabuske; Miguel Martins. "An Efficient RF power harvester for low input power with reduced dead-zone". 2014.
    10.1109/iscas.2014.6865465
  9. E. Ortigueira; Taimur Rabuske; Luis Bica Oliveira; J. Fernandes; M. Silva. "Quadrature relaxation oscillator with FoM of −165 dBc/Hz". 2014.
    10.1109/iscas.2014.6865399
  10. Fabio Rabuske; Taimur Rabuske; Jorge Fernandes. "A sub-ranging 2-Step 7-bit self-calibrated comparator-based binary-search ADC". 2014.
    10.1109/iscas.2014.6865074
  11. Taimur Rabuske; Jorge Fernandes; Fabio Rabuske; Cesar Rodrigues; Marcelino B. dos Santos. "A self-calibrated 10-bit 1 MSps SAR ADC with reduced-voltage charge-sharing DAC". 2013.
    10.1109/iscas.2013.6572375
  12. Taimur Rabuske; Fabio Rabuske; Jorge Fernandes; Cesar Rodrigues. "A 5-bit 1.5GSps calibration-less binary search ADC using threshold reconfigurable comparators". 2013.
    10.1109/iscas.2013.6571856
  13. David Correia; Marcelo dal Alba; Miguel A. Martins; Taimur G. Rabuske; Cesar Rodrigues; Jorge R. Fernandes. "An IR-UWB transmitter with digital pulse duration control". 2012.
    10.1109/iscas.2012.6271762
  14. Taimur G. Rabuske; Renan B. Pinheiro; Jorge Fernandes; Cesar R. Rodrigues. "PyCO: A parallel genetic algorithm optimization tool for analog circuits". 2012.
    10.1109/iscas.2012.6272022
  15. Taimur Rabuske; Fabio Rabuske; Jorge Fernandes; Cesar Rodrigues. "A 4-bit 1.5GSps 4.2mW comparator-based binary search ADC in 90nm". 2012.
    10.1109/icecs.2012.6463700
  16. Taimur Rabuske; Jorge Fernandes; Saeid Nooshabadi; Cesar Rodrigues; Fabio Rabuske. "A 749nW 1MSps 8-bit SAR ADC at 0.5V employing boosted switches". 2012.
    10.1109/icecs.2012.6463699
  17. Taimur G. Rabuske; Cesar R. Rodrigues; Saeid Nooshabadi. "A track and hold for single-ended or differential input with adjustable output common mode". 2011.
    10.1109/mwscas.2011.6026456
  18. Taimur G. R. Kuntz; Cesar R. Rodrigues; Saeid Nooshabadi. "An energy-efficient 1MSps 7µW 11.9fJ/conversion step 7pJ/sample 10-bit SAR ADC in 90nm". 2011.
    10.1109/iscas.2011.5937551
  19. Taimur G. Rabuske; Fabio A. Rabuske; Cesar R. Rodrigues. "A novel energy efficient digital controller for charge sharing successive approximation ADC". 2011.
    10.1109/lascas.2011.5750295
  20. Taimur Gibran Rabuske Kuntz; Saeid Nooshabadi. "An energy-efficient successive approximation register analog to digital converter in 180nm". 2010.
    10.1109/apccas.2010.5774967
Artigo em revista
  1. Kuntz, Taimur; Diogo M. Caetano; Taimur Rabuske; Jorge Fernandes; Matthias Pelkner; Claude Fermon; Susana Cardoso; et al. "High-Resolution Nondestructive Test Probes Based on Magnetoresistive Sensors". IEEE Transactions on Industrial Electronics 66 9 (2019): 7326-7337. http://dx.doi.org/10.1109/tie.2018.2879306.
    10.1109/tie.2018.2879306
  2. Kuntz, Taimur. "Calibrating Amplifiers Nonlinearity Using Comparator-Based ADCs". IEEE Transactions on Circuits and Systems II: Express Briefs (2019): http://dx.doi.org/10.1109/tcsii.2019.2922136.
    10.1109/tcsii.2019.2922136
  3. Taimur Rabuske; Jorge Fernandes. "Effect of comparator offset on the linearity of charge sharing ADCs". Analog Integrated Circuits and Signal Processing (2017): http://dx.doi.org/10.1007/s10470-016-0861-7.
    10.1007/s10470-016-0861-7
  4. Shaolong Liu; Taimur Rabuske; Jeyanandh Paramesh; Lawrence Pileggi; Jorge Fernandes. "Analysis and Background Self-Calibration of Comparator Offset in Loop-Unrolled SAR ADCs". IEEE Transactions on Circuits and Systems I: Regular Papers (2017): 1-13. https://doi.org/10.1109%2Ftcsi.2017.2723799.
    10.1109/tcsi.2017.2723799
  5. Eduardo Ortigueira; Taimur Rabuske; Luís B. Oliveira; Jorge Fernandes; Manuel M. Silva. "A 2.4 GHz high-performance CMOS differential quadrature relaxation oscillator". Analog Integrated Circuits and Signal Processing 90 1 (2016): 101-111. https://doi.org/10.1007%2Fs10470-016-0866-2.
    10.1007/s10470-016-0866-2
  6. Taimur Rabuske; Jorge Fernandes. "A SAR ADC With a MOSCAP-DAC". IEEE J. Solid-State Circuits 51 6 (2016): 1410-1422. http://dx.doi.org/10.1109/jssc.2016.2548486.
    10.1109/jssc.2016.2548486
  7. Fabio Rabuske; Taimur Rabuske; Jorge Fernandes. "A 5-bit 300–900-MSps 0.8–1.2-V Supply Voltage ADC with Background Self-Calibration". IEEE Trans. Circuits Syst. II (2016): 1-1. http://dx.doi.org/10.1109/tcsii.2016.2547741.
    10.1109/tcsii.2016.2547741
  8. Taimur Rabuske; Fabio Rabuske; Jorge Fernandes; Cesar Rodrigues. "An 8-bit 0.35-V 5.04-fJ/Conversion-Step SAR ADC With Background Self-Calibration of Comparator Offset". IEEE Trans. VLSI Syst. 23 7 (2015): 1301-1307. http://dx.doi.org/10.1109/tvlsi.2014.2337236.
    10.1109/tvlsi.2014.2337236
  9. Diogo Brito; Taimur G. Rabuske; Jorge R. Fernandes; Paulo Flores; Jose Monteiro. "Quaternary Logic Lookup Table in Standard CMOS". IEEE Trans. VLSI Syst. 23 2 (2015): 306-316. http://dx.doi.org/10.1109/tvlsi.2014.2308302.
    10.1109/tvlsi.2014.2308302
  10. Taimur Rabuske; Jorge Fernandes. "Noise-aware simulation-based sizing and optimization of clocked comparators". Analog Integr Circ Sig Process 81 3 (2014): 723-728. http://dx.doi.org/10.1007/s10470-014-0428-4.
    10.1007/s10470-014-0428-4
  11. Taimur Rabuske; Fabio Rabuske; Jorge Fernandes; Cesar Rodrigues; Diogo Brito. "Comparator-based binary-search ADC architectures for UWB receivers". Analog Integr Circ Sig Process 77 3 (2013): 471-482. http://dx.doi.org/10.1007/s10470-013-0195-7.
    10.1007/s10470-013-0195-7
  12. Taimur Gibran Rabuske; Cesar Ramos Rodrigues; Saeid Nooshabadi. "A 5MSps 8-bit SAR ADC with single-ended or differential input". Microelectronics Journal 43 10 (2012): 680-686. http://dx.doi.org/10.1016/j.mejo.2012.03.009.
    10.1016/j.mejo.2012.03.009
  13. Taimur Gibran Rabuske; Saeid Nooshabadi; Cesar Ramos Rodrigues. "A 54.2 µW 5 MSps 9-bit ultra-low energy analog-to-digital converter in 180 nm technology". Analog Integr Circ Sig Process 72 1 (2011): 37-46. http://dx.doi.org/10.1007/s10470-011-9821-4.
    10.1007/s10470-011-9821-4
Capítulo de livro
  1. Kuntz, Taimur. "Variable Bandwidth Chopper Amplifier for Eddy-Current Non-Destructive Testing". 2017.
    10.3233/978-1-61499-767-2-187
Livro
  1. Taimur Rabuske; Jorge Fernandes. Charge-Sharing SAR ADCs for Low-Voltage Low-Power Applications. Springer International Publishing. 2017.
    10.1007/978-3-319-39624-8
  2. Rabuske, Taimur. Conversor A/D SAR por Entrelaçamento no Tempo em Tecnologia CMOS: Análise e projeto de um ADC de 5 bits e 600 MSps em tecnologia CMOS 130 nm. Novas Edições Acadêmicas. 2016.

Outros

Outra produção
  1. An 8-Bit 0.35-V CS-ADC with Comparator Offset Auto-Zero and Voltage Boosting. 2016. Taimur Rabuske; Jorge Fernandes. https://doi.org/10.1007%2F978-3-319-39624-8_6.
    10.1007/978-3-319-39624-8_6
  2. Noise-Aware Synthesis and Optimization of Voltage Comparators. 2016. Taimur Rabuske; Jorge Fernandes. https://doi.org/10.1007%2F978-3-319-39624-8_5.
    10.1007/978-3-319-39624-8_5
  3. Effects of Nonidealities on the Performance of CS-ADCs. 2016. Taimur Rabuske; Jorge Fernandes. https://doi.org/10.1007%2F978-3-319-39624-8_4.
    10.1007/978-3-319-39624-8_4
  4. Conclusions and Future Work. 2016. Taimur Rabuske; Jorge Fernandes. https://doi.org/10.1007%2F978-3-319-39624-8_8.
    10.1007/978-3-319-39624-8_8
  5. A 9-Bit 0.6-V CS-ADC with a MOSCAP-DAC. 2016. Taimur Rabuske; Jorge Fernandes. https://doi.org/10.1007%2F978-3-319-39624-8_7.
    10.1007/978-3-319-39624-8_7
  6. Review of SAR ADC Switching Schemes. 2016. Taimur Rabuske; Jorge Fernandes. https://doi.org/10.1007%2F978-3-319-39624-8_3.
    10.1007/978-3-319-39624-8_3
  7. Introduction. 2016. Taimur Rabuske; Jorge Fernandes. https://doi.org/10.1007%2F978-3-319-39624-8_1.
    10.1007/978-3-319-39624-8_1
  8. ADCs for Low-Voltage Low-Power Applications. 2016. Taimur Rabuske; Jorge Fernandes. https://doi.org/10.1007%2F978-3-319-39624-8_2.
    10.1007/978-3-319-39624-8_2
Atividades

Apresentação oral de trabalho

Título da apresentação Nome do evento
Anfitrião (Local do evento)
2019/12 Invited Tech Talk IEEE CASS https://wp.ufpel.edu.br/cdtec/2019/12/03/convite-seminarios-em-computacao-ieee-cass-tech-talk Invited Tech Talks IEEE CASS
Universidade Federal de Pelotas (Pelotas, Brasil)
2019 IEEE Seasonal School on Circuits and Systems for IoT https://www.ieee-cas.org/ieee-seasonal-school-circuits-and-systems-iot IEEE Seasonal School on Circuits and Systems for IoT
Universidade Federal de Porto Alegre (Porto Alegre, Brasil)

Orientação

Título / Tema
Papel desempenhado
Curso (Tipo)
Instituição / Organização
2019 - Atual Magnetoresistive sensors for industrial positioning applications
Coorientador
Ciências de Engenharia - Engenharia Electrotécnica e de Computadores (Doutoramento)
Universidade de Lisboa Instituto Superior Técnico, Portugal
2019 - Atual Smart Flexible Sensing Architectures for Conformal Detection of Magnetic Fields
Coorientador
Engenharia Física Tecnológica (Doutoramento)
Universidade de Lisboa Instituto Superior Técnico, Portugal
2019 - Atual Wireless-powered brain implants
Coorientador
Engenharia Electrotécnica e de Computadores (Doutoramento)
Universidade de Lisboa Instituto Superior Técnico, Portugal
2019 - Atual Analog IC for an array of magnetic sensors
Orientador
Engenharia Eletrotécnica e de Computadores (Mestrado)
Universidade de Lisboa Instituto Superior Técnico, Portugal
2018 - Atual Analog circuits for smart-catheters
Coorientador
Engenharia Electrotécnica e de Computadores (Doutoramento)
Universidade de Lisboa Instituto Superior Técnico, Portugal
2015 - Atual Comparator-based ADCs
Coorientador
Engenharia Electrotécnica e de Computadores
Universidade de Lisboa Instituto Superior Técnico, Portugal
2018/06 - 2019/06 SAR ADC for Stochastic Self-Calibration Algorithms
Orientador
Engenharia Electrotécnica e de Computadores (Mestrado)
Universidade de Lisboa Instituto Superior Técnico, Portugal
2018/01 - 2019/05 Injection Locked Oscillators with Current Reuse
Coorientador
Engenharia Electrotécnica e de Computadores (Mestrado)
Universidade de Lisboa Instituto Superior Técnico, Portugal
2018/01 - 2019/01 S¿ Analog-to-Digital Converter for IoT applications in 130nm CMOS technology
Orientador
Engenharia Electrotécnica e de Computadores (Mestrado)
Universidade de Lisboa Instituto Superior Técnico, Portugal

Membro de comissão

Descrição da atividade
Tipo de participação
Instituição / Organização
2017 - Atual Scientific Council Member - INESC-ID - Link: https://www.inesc-id.pt/people/scientific-council/
Membro
2017 - Atual IEEE Circuits and Systems Society (IEEE CASS) Analog Signal Processing Technical Committee (ASTPC) member - Link: https://ieee-cas.org/community/technical-committees/asptc-members
Membro
IEEE, Estados Unidos
Distinções

Prémio

2019 Finalist - INESC-ID Awards: Junior Researcher - Link: https://www.inesc-id.pt/news-events/awards/
Instituto de Engenharia de Sistemas e Computadores Investigação e Desenvolvimento em Lisboa, Portugal
2018 Finalist - INESC-ID Awards: Junior Researcher - Link: https://www.inesc-id.pt/news-events/awards/
Instituto de Engenharia de Sistemas e Computadores Investigação e Desenvolvimento em Lisboa, Portugal
2016 Finalist - INESC-ID Awards: PhD Student - Link: https://www.inesc-id.pt/news-events/awards/
Instituto de Engenharia de Sistemas e Computadores Investigação e Desenvolvimento em Lisboa, Portugal
2015 Finalist - INESC-ID Awards: PhD Student - Link: https://www.inesc-id.pt/news-events/awards/
Instituto de Engenharia de Sistemas e Computadores Investigação e Desenvolvimento em Lisboa, Portugal

Título

2016 Doutoramento - Aprovado com Distinção e Louvor
Universidade de Lisboa Instituto Superior Técnico, Portugal